FPGA I/O 優化 Xped 流程
使用 FPGA I/O Optimizer 保持 FPGA 和 PCB 設計一致性,優化大型多 FPGA 設計。
課程長度
2天
使用工具
Xpedition

課程簡介
使用 FPGA I/O Optimizer 建立 FPGA 資料庫零件、分配訊號至 FPGA 針腳、使用不同分區方案建立符號、匯出符號至中央或本地資料庫。
課程大綱
在中央元件庫與本地元件庫的設計情境中使用 FPGA I/O 最佳化工具
建立通用 FPGA 元件庫零件並匯出至公司元件庫
建立 FPGA I/O 最佳化資料庫
將從 HDL 檔案與限制條件檔案讀取的訊號指派至 FPGA 裝置腳位
根據 PCB 佈局規劃中的連接性自動展開訊號與匯流排
使用不同的分割方案建立符號
將建立的符號匯出至中央元件庫或本地電路圖元件庫
變更 FPGA 接腳配置並將該資訊回傳至電路圖與佈局
使用不同機制進行 FPGA 與 PCB 訊號間的電源對應
使用 FPGA I/O 最佳化工具來優化多重 FPGA 設計
注意事項
-
所有課程內容、時間、地點以開課通知資料為依據。
-
每班最低開課人數12人(含),若報名人數未達本公司保留開課與否之權利,因授課場地限制,依網路報名序受理報名,額滿為止。
-
確定開課後將以Email寄送「開課通知」信件。
-
請於收到「開課通知」後,再依規定完成繳費即可。
-
現場提供原廠授權,學員請自備筆記型電腦參與課程
-
課程包含紙本講義,學員可自備筆、個人筆記本。
-
為尊重智慧財產權,本課程全程禁止攝影、錄影、錄音或以其他方式侵犯智慧財產權之行為。
-
本課程所有產出資料,包括但不限於教材、課程影片、課堂照片等,相關權利均屬主辦單位所有,學員如有任何疑義,請洽主辦單位。
-
本課程所提供資料均不得進行轉載、複印或作相同或類似課程之授課資料使用。
-
開課期間如遇天災等不可抗力事由,停課與否悉依開課地直轄市政府、縣(市)政府當日公告為準。
-
主辦單位保有變更活動及修改其內容之權利;其他未盡事宜,悉依主辦單位公佈之最新資訊為準。
