top of page
HyperLynx 訊號完整性分析
在設計流程的佈局前後階段使用 HyperLynx SI 分析訊號完整性、時序和串擾。
課程長度
3天
使用工具
HyperLynx

課程簡介
建立和模擬 LineSim 電路圖、研究終端策略和堆疊策略、匯出 PCB 設計到 HyperLynx、識別和除錯 SI 問題、執行 BoardSim 模擬並分析單板和多板專案。
課程大綱
建立和模擬 LineSim 電路圖
使用 LineSim 制定設計限制條件
研究終端處理策略
研究層疊策略
匯出 PCB 設計至 HyperLynx
識別和除錯 SI(訊號完整性)和串擾問題
指派模型和元件數值
評估 SI 和串擾問題
轉換 PCB 佈局資料庫
以互動式和批次模式執行 BoardSim 模擬
執行單板和多板專案的 BoardSim 模擬
執行掃描分析並探索解決方案空間
注意事項
-
所有課程內容、時間、地點以開課通知資料為依據。
-
每班最低開課人數12人(含),若報名人數未達本公司保留開課與否之權利,因授課場地限制,依網路報名序受理報名,額滿為止。
-
確定開課後將以Email寄送「開課通知」信件。
-
請於收到「開課通知」後,再依規定完成繳費即可。
-
現場提供原廠授權,學員請自備筆記型電腦參與課程
-
課程包含紙本講義,學員可自備筆、個人筆記本。
-
為尊重智慧財產權,本課程全程禁止攝影、錄影、錄音或以其他方式侵犯智慧財產權之行為。
-
本課程所有產出資料,包括但不限於教材、課程影片、課堂照片等,相關權利均屬主辦單位所有,學員如有任何疑義,請洽主辦單位。
-
本課程所提供資料均不得進行轉載、複印或作相同或類似課程之授課資料使用。
-
開課期間如遇天災等不可抗力事由,停課與否悉依開課地直轄市政府、縣(市)政府當日公告為準。
-
主辦單位保有變更活動及修改其內容之權利;其他未盡事宜,悉依主辦單位公佈之最新資訊為準。
bottom of page