Wed, Oct 06
|Webinar
快速實現設計創意 - HyperLynx DRC自動化設計簽核
本次網路研討會,將由資深應用工程師將向您展示如何藉由HyperLynx DRC業界領先的高級設計快速設計檢查解決方案,提升產品品質,縮短設計週期,以應對日趨複雜的電路板及晶片設計領域所面臨的挑戰。


時間 & 地點
Oct 06, 2021, 2:00 PM – 3:00 PM
Webinar
活動簡介
隨著晶片設計的複雜度不斷提高,設計簽核(signoff)的掌握就變得非常重要。然而,手動完成設計簽核不僅費時又容易出錯,且需要相當的專業知識與技能。HyperLynx DRC是一個強大、快速的設計規則檢查(Design rule checking, DRC)工具,任何人都可用來實現即時及準確的設計簽署。
本次網路研討會,將由資深應用工程師將向您展示如何藉由HyperLynx DRC業界領先的高級設計快速設計檢查解決方案,提升產品品質,縮短設計週期,以應對日趨複雜的電路板及晶片設計領域所面臨的挑戰。
精彩亮點
- 設計檢查自動化的優勢
- 實際示範走線跨越不同參考平面、差分阻抗及差分對相位匹配
- HyperLynx DRC如何與PCB設計週期結合
- 內建EMI、SI及PI三大類共40項設計規則
活動單位:恩萊特科技股份有限公司 – Siemens EDA台灣正式授權代理商
活動對象:
- 硬體設計工程師、PCB 設計工程師及設計部門經理
- CAD軟體經理或IT經理
- 元件庫建立和維護工程師
- 制定信號和電源完整性規格的專案工程師
- 信號完整性和電源完整性的驗證工程師
- 有興趣了解EMI / EMC的驗證工程師
活動時間:10/06 14:00-15:00
活動地點:線上研討會
講師資訊:Angel Lin, EBS AE Manager, Enlight Technology
課程大綱
1. HyperLynx DRC – Electrical Rule Checking
1.1. Design rule checks
• Automates design checks, elimination errors from manual inspection
• Reduce days of manual design checks to a few hours
1.2. Includes built-in rules
• Design rule checks for EMI, SI, PI
• Items not quickly/easily simulated
1.3. Allows for rule customization
• Easily access database objects through automation
• Advanced geometric operations
2. HyperLynx DRC built-in Rules
2.1. 40 built-in DRCs included
• With editable parameters
• Adaptable to any design
2.2. EMI examples
• Traces crossing splits, reference plane changes
• Nets near edge, coupling to I/O nets, via stub length
2.3. SI examples
• Long nets (SI risk), termination check
• Number of vias, shielding, differential impedance
2.4. PI examples
• Power net width
• Decoupling cap proximity
報名須知
- 本活動名額有限,主辦單位保留報名資格之最後審核,將以主題及屬性符合者為優先考量。為加速審核,敬請使用公司電子信箱報名。
- 通過審核者,系統將於活動前一天以電子郵件方式寄發線上研討會連結您的電子信箱,以示您的出席資格。
- 若因不可預測之突發因素,主辦單位得保留研討會課程及講師之變更權利。